代码拉取完成,页面将自动刷新
同步操作将从 cccccc9/RISCV-CPU 强制同步,此操作会覆盖自 Fork 仓库以来所做的任何修改,且无法恢复!!!
确定后同步将在后台操作,完成时将刷新页面,请耐心等待。
<?xml version="1.0" encoding="UTF-8" standalone="no"?>
<project source="2.14.6" version="1.0">
This file is intended to be loaded by Logisim-evolution (https://github.com/reds-heig/logisim-evolution).
<lib desc="#Wiring" name="0">
<tool name="Splitter">
<a name="fanout" val="16"/>
<a name="incoming" val="16"/>
<a name="appear" val="right"/>
</tool>
<tool name="Pin">
<a name="facing" val="north"/>
</tool>
<tool name="Probe">
<a name="radix" val="16"/>
</tool>
<tool name="Tunnel">
<a name="facing" val="north"/>
<a name="width" val="16"/>
</tool>
<tool name="Pull Resistor">
<a name="facing" val="north"/>
</tool>
<tool name="Clock">
<a name="facing" val="north"/>
</tool>
<tool name="Constant">
<a name="facing" val="south"/>
<a name="value" val="0x0"/>
</tool>
<tool name="Bit Extender">
<a name="in_width" val="32"/>
<a name="out_width" val="8"/>
</tool>
</lib>
<lib desc="#Gates" name="1">
<tool name="NOT Gate">
<a name="facing" val="south"/>
</tool>
<tool name="Buffer">
<a name="width" val="3"/>
</tool>
<tool name="AND Gate">
<a name="width" val="16"/>
</tool>
<tool name="NAND Gate">
<a name="size" val="30"/>
</tool>
<tool name="XNOR Gate">
<a name="size" val="30"/>
</tool>
<tool name="Odd Parity">
<a name="facing" val="south"/>
<a name="inputs" val="3"/>
</tool>
<tool name="Controlled Inverter">
<a name="size" val="20"/>
</tool>
</lib>
<lib desc="#Plexers" name="2">
<tool name="Multiplexer">
<a name="enable" val="false"/>
</tool>
<tool name="Demultiplexer">
<a name="enable" val="false"/>
</tool>
<tool name="Decoder">
<a name="enable" val="false"/>
</tool>
<tool name="BitSelector">
<a name="width" val="32"/>
<a name="group" val="8"/>
</tool>
</lib>
<lib desc="#Arithmetic" name="3">
<tool name="Adder">
<a name="width" val="16"/>
</tool>
<tool name="Subtractor">
<a name="width" val="16"/>
</tool>
<tool name="Multiplier">
<a name="width" val="1"/>
</tool>
<tool name="Divider">
<a name="width" val="16"/>
</tool>
<tool name="Negator">
<a name="width" val="1"/>
</tool>
<tool name="Comparator">
<a name="width" val="16"/>
</tool>
<tool name="Shifter">
<a name="width" val="16"/>
</tool>
</lib>
<lib desc="#Memory" name="4">
<tool name="Register">
<a name="width" val="32"/>
</tool>
<tool name="Counter">
<a name="width" val="32"/>
<a name="max" val="0xffffffff"/>
</tool>
<tool name="RAM">
<a name="addrWidth" val="24"/>
<a name="dataWidth" val="32"/>
</tool>
<tool name="ROM">
<a name="contents">addr/data: 8 8
0
</a>
</tool>
</lib>
<lib desc="#I/O" name="5"/>
<lib desc="#Base" name="6">
<tool name="Text Tool">
<a name="text" val=""/>
<a name="font" val="SansSerif plain 12"/>
<a name="halign" val="center"/>
<a name="valign" val="base"/>
</tool>
</lib>
<lib desc="file#cpu.circ" name="7"/>
<main name="main"/>
<options>
<a name="gateUndefined" val="ignore"/>
<a name="simlimit" val="1000"/>
<a name="simrand" val="0"/>
<a name="tickmain" val="half_period"/>
</options>
<mappings>
<tool lib="6" map="Button2" name="Menu Tool"/>
<tool lib="6" map="Button3" name="Menu Tool"/>
<tool lib="6" map="Ctrl Button1" name="Menu Tool"/>
</mappings>
<toolbar>
<tool lib="6" name="Poke Tool"/>
<tool lib="6" name="Edit Tool"/>
<tool lib="6" name="Text Tool">
<a name="text" val=""/>
<a name="font" val="SansSerif plain 12"/>
<a name="halign" val="center"/>
<a name="valign" val="base"/>
</tool>
<sep/>
<tool lib="0" name="Pin"/>
<tool lib="0" name="Pin">
<a name="facing" val="west"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="labelloc" val="east"/>
</tool>
<tool lib="1" name="NOT Gate"/>
<tool lib="1" name="AND Gate"/>
<tool lib="1" name="OR Gate"/>
</toolbar>
<circuit name="main">
<a name="circuit" val="main"/>
<a name="clabel" val=""/>
<a name="clabelup" val="east"/>
<a name="clabelfont" val="SansSerif plain 12"/>
<a name="circuitnamedbox" val="false"/>
<a name="circuitvhdlpath" val=""/>
<wire from="(1630,980)" to="(1670,980)"/>
<wire from="(1710,970)" to="(1750,970)"/>
<wire from="(630,170)" to="(630,180)"/>
<wire from="(840,170)" to="(840,180)"/>
<wire from="(1070,760)" to="(1110,760)"/>
<wire from="(550,310)" to="(610,310)"/>
<wire from="(810,150)" to="(910,150)"/>
<wire from="(810,150)" to="(810,180)"/>
<wire from="(820,110)" to="(820,140)"/>
<wire from="(780,140)" to="(820,140)"/>
<wire from="(690,150)" to="(690,180)"/>
<wire from="(650,420)" to="(650,450)"/>
<wire from="(870,310)" to="(910,310)"/>
<wire from="(640,110)" to="(640,140)"/>
<wire from="(200,860)" to="(200,890)"/>
<wire from="(660,160)" to="(660,180)"/>
<wire from="(1560,820)" to="(1560,890)"/>
<wire from="(730,110)" to="(730,130)"/>
<wire from="(1650,890)" to="(1650,960)"/>
<wire from="(550,110)" to="(550,150)"/>
<wire from="(900,660)" to="(1110,660)"/>
<wire from="(720,140)" to="(720,180)"/>
<wire from="(780,140)" to="(780,180)"/>
<wire from="(490,610)" to="(490,710)"/>
<wire from="(910,110)" to="(910,150)"/>
<wire from="(490,710)" to="(520,710)"/>
<wire from="(730,130)" to="(750,130)"/>
<wire from="(470,710)" to="(490,710)"/>
<wire from="(840,170)" to="(1000,170)"/>
<wire from="(490,610)" to="(500,610)"/>
<wire from="(480,610)" to="(490,610)"/>
<wire from="(1000,110)" to="(1000,170)"/>
<wire from="(1110,660)" to="(1140,660)"/>
<wire from="(1560,820)" to="(1580,820)"/>
<wire from="(1650,960)" to="(1670,960)"/>
<wire from="(1110,660)" to="(1110,760)"/>
<wire from="(460,110)" to="(460,160)"/>
<wire from="(1310,790)" to="(1340,790)"/>
<wire from="(370,110)" to="(370,170)"/>
<wire from="(640,140)" to="(720,140)"/>
<wire from="(750,130)" to="(750,180)"/>
<wire from="(370,170)" to="(630,170)"/>
<wire from="(1540,820)" to="(1560,820)"/>
<wire from="(520,610)" to="(660,610)"/>
<wire from="(550,150)" to="(690,150)"/>
<wire from="(1110,760)" to="(1130,760)"/>
<wire from="(1560,890)" to="(1650,890)"/>
<wire from="(460,160)" to="(660,160)"/>
<comp lib="0" loc="(370,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="ra"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(640,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="t1"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(550,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="t0"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(460,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="sp"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(1000,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="a0"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(910,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="s1"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(820,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="s0"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="0" loc="(730,110)" name="Pin">
<a name="facing" val="south"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="t2"/>
<a name="labelloc" val="north"/>
</comp>
<comp lib="7" loc="(870,310)" name="main"/>
<comp lib="0" loc="(910,310)" name="Tunnel">
<a name="width" val="32"/>
<a name="label" val="fetch_addr"/>
</comp>
<comp lib="3" loc="(1710,970)" name="Comparator">
<a name="width" val="16"/>
</comp>
<comp lib="0" loc="(1750,970)" name="Pin">
<a name="facing" val="west"/>
<a name="output" val="true"/>
<a name="label" val="halt"/>
<a name="labelloc" val="east"/>
</comp>
<comp lib="0" loc="(1310,790)" name="Tunnel">
<a name="facing" val="east"/>
<a name="label" val="clk"/>
</comp>
<comp lib="0" loc="(1580,820)" name="Pin">
<a name="facing" val="west"/>
<a name="output" val="true"/>
<a name="width" val="16"/>
<a name="label" val="Time_Step"/>
<a name="labelloc" val="south"/>
</comp>
<comp lib="4" loc="(1340,710)" name="Counter">
<a name="width" val="16"/>
<a name="max" val="0xffff"/>
</comp>
<comp lib="0" loc="(1630,980)" name="Constant">
<a name="width" val="16"/>
<a name="value" val="0x100"/>
</comp>
<comp lib="0" loc="(470,710)" name="Probe">
<a name="radix" val="16"/>
</comp>
<comp lib="0" loc="(520,710)" name="Pin">
<a name="facing" val="west"/>
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="Requested_Address"/>
<a name="labelloc" val="south"/>
</comp>
<comp lib="0" loc="(1140,660)" name="Tunnel">
<a name="width" val="32"/>
<a name="label" val="Instruction"/>
</comp>
<comp lib="0" loc="(480,610)" name="Tunnel">
<a name="facing" val="east"/>
<a name="width" val="32"/>
<a name="label" val="fetch_addr"/>
</comp>
<comp lib="0" loc="(1070,760)" name="Pin">
<a name="output" val="true"/>
<a name="width" val="32"/>
<a name="label" val="Requested_Instruction"/>
<a name="labelloc" val="south"/>
</comp>
<comp lib="4" loc="(660,600)" name="ROM">
<a name="addrWidth" val="14"/>
<a name="dataWidth" val="32"/>
<a name="contents">addr/data: 14 32
0
</a>
</comp>
<comp lib="0" loc="(1130,760)" name="Probe">
<a name="facing" val="west"/>
<a name="radix" val="16"/>
</comp>
<comp lib="0" loc="(500,610)" name="Splitter">
<a name="fanout" val="1"/>
<a name="incoming" val="32"/>
<a name="appear" val="center"/>
<a name="bit0" val="none"/>
<a name="bit1" val="none"/>
<a name="bit2" val="0"/>
<a name="bit3" val="0"/>
<a name="bit4" val="0"/>
<a name="bit5" val="0"/>
<a name="bit6" val="0"/>
<a name="bit7" val="0"/>
<a name="bit8" val="0"/>
<a name="bit9" val="0"/>
<a name="bit10" val="0"/>
<a name="bit11" val="0"/>
<a name="bit12" val="0"/>
<a name="bit13" val="0"/>
<a name="bit14" val="0"/>
<a name="bit15" val="0"/>
<a name="bit16" val="none"/>
<a name="bit17" val="none"/>
<a name="bit18" val="none"/>
<a name="bit19" val="none"/>
<a name="bit20" val="none"/>
<a name="bit21" val="none"/>
<a name="bit22" val="none"/>
<a name="bit23" val="none"/>
<a name="bit24" val="none"/>
<a name="bit25" val="none"/>
<a name="bit26" val="none"/>
<a name="bit27" val="none"/>
<a name="bit28" val="none"/>
<a name="bit29" val="none"/>
<a name="bit30" val="none"/>
<a name="bit31" val="none"/>
</comp>
<comp lib="0" loc="(200,890)" name="Clock">
<a name="facing" val="north"/>
</comp>
<comp lib="0" loc="(200,860)" name="Tunnel">
<a name="facing" val="south"/>
<a name="label" val="clk"/>
</comp>
<comp lib="6" loc="(1541,697)" name="Text">
<a name="text" val="Halts Execution After Constant # of Clock Cycles"/>
<a name="font" val="SansSerif plain 16"/>
</comp>
<comp lib="6" loc="(1614,1006)" name="Text">
<a name="text" val="Constant"/>
<a name="font" val="SansSerif plain 12"/>
</comp>
<comp lib="6" loc="(787,583)" name="Text">
<a name="text" val="Instruction Memory"/>
<a name="font" val="SansSerif plain 24"/>
</comp>
<comp lib="6" loc="(789,542)" name="Text">
<a name="text" val="YOUR CPU SHOULD FIT IN HERE!"/>
<a name="font" val="SansSerif bold 26"/>
</comp>
<comp lib="0" loc="(650,450)" name="Tunnel">
<a name="facing" val="north"/>
<a name="label" val="clk"/>
</comp>
<comp lib="0" loc="(550,310)" name="Tunnel">
<a name="facing" val="east"/>
<a name="width" val="32"/>
<a name="label" val="Instruction"/>
</comp>
</circuit>
</project>
此处可能存在不合适展示的内容,页面不予展示。您可通过相关编辑功能自查并修改。
如您确认内容无涉及 不当用语 / 纯广告导流 / 暴力 / 低俗色情 / 侵权 / 盗版 / 虚假 / 无价值内容或违法国家有关法律法规的内容,可点击提交进行申诉,我们将尽快为您处理。